

#### МИНОБРНАУКИ РОССИИ

Федеральное государственное бюджетное образовательное учреждение высшего образования

# "МИРЭА - Российский технологический университет"

### РТУ МИРЭА

**Институт** Информационных Технологий **Кафедра** Вычислительной Техники

# Практическая работа №2 по дисциплине «Архитектура ВМиС»

| Студент группы: ИКБО-11-22 | Гришин А. В.            |  |  |
|----------------------------|-------------------------|--|--|
|                            | (Фамилия студента)      |  |  |
| Преподаватель              | <u>Рыжова А.А.</u>      |  |  |
|                            | (Фамилия преподавателя) |  |  |

# Оглавление

| Постановка задачи          | 3 |
|----------------------------|---|
| Теоретическое введение     | 3 |
| Схема и таблица истинности | 3 |
| Код и диаграмма            | 4 |
| Вывол                      | 5 |

#### Постановка задачи

Спроектировать логическую схему при помощи графического редактора CAПР QUARTUS II. Исследовать работу схемы с использованием сигнального редактора CAПР QUARTUS II.

## Теоретическое введение

Дешифратор - это комбинационная схема, имеющая n адресных входов и  $2^n$  выходов, обычно без информационного входа, но с присутствием разрешающего сигнала. Его функция заключается в преобразовании уникальной комбинации сигналов на адресных входах в активный сигнал только на одном из выходов в соответствии с поданными на вход адресами, и это происходит под контролем разрешающего входа. Разрешающий вход определяет, разрешено ли действие дешифратора или нет, тем самым контролируя активность выходных сигналов.

#### Схема и таблица истинности

Таблица - 1. Дешифратор DC 2x4.

| A | В | E | D0 | D1 | D2 | <b>D3</b> |
|---|---|---|----|----|----|-----------|
| 0 | 0 | 0 | 0  | 0  | 0  | 0         |
| 0 | 1 | 0 | 0  | 0  | 0  | 0         |
| 1 | 0 | 0 | 0  | 0  | 0  | 0         |
| 1 | 1 | 0 | 0  | 0  | 0  | 0         |
| 0 | 0 | 1 | 1  | 0  | 0  | 0         |
| 0 | 1 | 1 | 0  | 0  | 1  | 0         |
| 1 | 0 | 1 | 0  | 1  | 0  | 0         |
| 1 | 1 | 1 | 0  | 0  | 0  | 1         |

#### Cхема DC 2x4.



Рисунок 1 – схема DC 2x4.

Временная диаграмма.



Рисунок 2 – временная диаграмма

# Код и диаграмма

На языке AHDL составить DC 2x4.

Код программы:

```
SUBDESIGN 'Q2'

(
A, B, E : input;
D0, D1, D2, D3 : output;
)
begin
D0 = !A & !B & E;
D1 = !A & B & E;
D2 = A & !B & E;
D3 = A & B & E;
end;
```

Рисунок 3 – код программы

Временная диаграмма.



Рисунок 4 – временная диаграмма

Таблица – 2. Результат диаграммы.

| A | В | E | D0 | D1 | D2 | <b>D3</b> |
|---|---|---|----|----|----|-----------|
| 0 | 0 | 0 | 0  | 0  | 0  | 0         |
| 0 | 1 | 0 | 0  | 0  | 0  | 0         |
| 1 | 0 | 0 | 0  | 0  | 0  | 0         |
| 1 | 1 | 0 | 0  | 0  | 0  | 0         |
| 0 | 0 | 1 | 1  | 0  | 0  | 0         |
| 0 | 1 | 1 | 0  | 0  | 1  | 0         |
| 1 | 0 | 1 | 0  | 1  | 0  | 0         |
| 1 | 1 | 1 | 0  | 0  | 0  | 1         |

# Вывод

По итогу проделанной работы мы можем сделать вывод, что таблицы истинности, составленные по диаграммам из логической схемы и кода, полностью совпадают, следовательно, можем отметить, что задание выполнено верно.